-
Notifications
You must be signed in to change notification settings - Fork 1
Expand file tree
/
Copy pathncpu.S
More file actions
3494 lines (3037 loc) · 53.8 KB
/
ncpu.S
File metadata and controls
3494 lines (3037 loc) · 53.8 KB
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
274
275
276
277
278
279
280
281
282
283
284
285
286
287
288
289
290
291
292
293
294
295
296
297
298
299
300
301
302
303
304
305
306
307
308
309
310
311
312
313
314
315
316
317
318
319
320
321
322
323
324
325
326
327
328
329
330
331
332
333
334
335
336
337
338
339
340
341
342
343
344
345
346
347
348
349
350
351
352
353
354
355
356
357
358
359
360
361
362
363
364
365
366
367
368
369
370
371
372
373
374
375
376
377
378
379
380
381
382
383
384
385
386
387
388
389
390
391
392
393
394
395
396
397
398
399
400
401
402
403
404
405
406
407
408
409
410
411
412
413
414
415
416
417
418
419
420
421
422
423
424
425
426
427
428
429
430
431
432
433
434
435
436
437
438
439
440
441
442
443
444
445
446
447
448
449
450
451
452
453
454
455
456
457
458
459
460
461
462
463
464
465
466
467
468
469
470
471
472
473
474
475
476
477
478
479
480
481
482
483
484
485
486
487
488
489
490
491
492
493
494
495
496
497
498
499
500
501
502
503
504
505
506
507
508
509
510
511
512
513
514
515
516
517
518
519
520
521
522
523
524
525
526
527
528
529
530
531
532
533
534
535
536
537
538
539
540
541
542
543
544
545
546
547
548
549
550
551
552
553
554
555
556
557
558
559
560
561
562
563
564
565
566
567
568
569
570
571
572
573
574
575
576
577
578
579
580
581
582
583
584
585
586
587
588
589
590
591
592
593
594
595
596
597
598
599
600
601
602
603
604
605
606
607
608
609
610
611
612
613
614
615
616
617
618
619
620
621
622
623
624
625
626
627
628
629
630
631
632
633
634
635
636
637
638
639
640
641
642
643
644
645
646
647
648
649
650
651
652
653
654
655
656
657
658
659
660
661
662
663
664
665
666
667
668
669
670
671
672
673
674
675
676
677
678
679
680
681
682
683
684
685
686
687
688
689
690
691
692
693
694
695
696
697
698
699
700
701
702
703
704
705
706
707
708
709
710
711
712
713
714
715
716
717
718
719
720
721
722
723
724
725
726
727
728
729
730
731
732
733
734
735
736
737
738
739
740
741
742
743
744
745
746
747
748
749
750
751
752
753
754
755
756
757
758
759
760
761
762
763
764
765
766
767
768
769
770
771
772
773
774
775
776
777
778
779
780
781
782
783
784
785
786
787
788
789
790
791
792
793
794
795
796
797
798
799
800
801
802
803
804
805
806
807
808
809
810
811
812
813
814
815
816
817
818
819
820
821
822
823
824
825
826
827
828
829
830
831
832
833
834
835
836
837
838
839
840
841
842
843
844
845
846
847
848
849
850
851
852
853
854
855
856
857
858
859
860
861
862
863
864
865
866
867
868
869
870
871
872
873
874
875
876
877
878
879
880
881
882
883
884
885
886
887
888
889
890
891
892
893
894
895
896
897
898
899
900
901
902
903
904
905
906
907
908
909
910
911
912
913
914
915
916
917
918
919
920
921
922
923
924
925
926
927
928
929
930
931
932
933
934
935
936
937
938
939
940
941
942
943
944
945
946
947
948
949
950
951
952
953
954
955
956
957
958
959
960
961
962
963
964
965
966
967
968
969
970
971
972
973
974
975
976
977
978
979
980
981
982
983
984
985
986
987
988
989
990
991
992
993
994
995
996
997
998
999
1000
/*************************************
Little John GP32
File : ncpu.S
Authors : FCA author
modified and adapted by Yoyo.
Version : 0.2
Last update : 7th July 2003
**************************************/
#include "ndefs.h"
#include "struct.h"
//#define CPU_TEST
@@@
@@@ 内部RAMはREG_OP_TABLE相対でアクセスできる
@@@
#define NES_RAM (nes_internal_ram - cpu_exec_table)
#define NES_STACK (nes_stack - cpu_exec_table)
@@ SECTION_FAST
@@@@@
@@ RELOAD REG_PC
.macro RELOAD_PC
stmfd r13!,{REG_PC}
ldr REG_PC,nes_registers + 0x30
ldr r0,pc_bank
sub r0,REG_PC,r0
ldr r1, = memory_map
mov r2, r0, lsr #13
ldr r1, [r1, r2, lsl #2]
mov r2,r2, lsl #13
sub r1,r1,r2
str r1, pc_bank
add REG_PC, r0, r1
str REG_PC,nes_registers + 0x30
str REG_PC,nes_registers + 0x0C
ldmfd r13!,{REG_PC}
.endm
.macro RETURN_FROM_CPU_EXEC
@@ldmfd sp!, {pc}
b cpu_exec_end
.endm
.macro DEBUG_INFO
stmfd r13!,{r0-r12,lr}
adr lr, 123456f
b debug_opcode
123456:
ldmfd r13!,{r0-r12,lr}
.endm
@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@
@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@
@@@
@@@ CYCLE_NEXT
@@@
@@@ 残りサイクルをチェックして残っていれば次の命令を実行
@@@ ただし割り込みをチェックしない
@@@
@@@ なんか名前が変だな(どーでもいーけどー
@@@
.macro CYCLE_NEXT n
@@DEBUG_INFO
subs REG_CYCLE, REG_CYCLE, #\n
@@ gtのほうが断然多いので優先する
ldrgtb r0, [REG_PC], #1
ldrgt pc, [REG_OP_TABLE, r0, lsl #2]
RETURN_FROM_CPU_EXEC
.endm
@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@
@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@
@@@
@@@ CYCLE_NEXT_INT
@@@
@@@ 残りサイクルをチェックして残っていれば次の命令を実行
@@@ CLI・PHPなどフラグを変更した場合はこれ
@@@
.macro CYCLE_NEXT_INT n
@@DEBUG_INFO
subs REG_CYCLE, REG_CYCLE, #\n
bgt cpu_exec_check_int
RETURN_FROM_CPU_EXEC
.endm
@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@
@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@
@@@
@@@ ゼロページから読む
@@@
.macro ZP_READ
add REG_ADDR, REG_ADDR, #NES_RAM
ldrb r0, [REG_ADDR, REG_OP_TABLE]!
.endm
@@@
@@@ 読んだ後,書く場合はこれを使う(シフトなど)。でも,上と同じ
@@@
.macro ZP_READ_W
ZP_READ
.endm
@@@
@@@ アドレスを読む
@@@
.macro ZP_READ_ADDR
ZP_READ
ldrb REG_ADDR, [REG_ADDR, #1]
orr REG_ADDR, r0, REG_ADDR, lsl #8
.endm
@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@
@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@
@@@
@@@ ゼロページに書く
@@@
.macro ZP_WRITE reg=r0
add REG_ADDR, REG_ADDR, #NES_RAM
strb \reg, [REG_ADDR, REG_OP_TABLE]
.endm
@@@
@@@ ZP_READ_W で読んだ後,同じアドレスに書く
@@@
.macro ZP_WRITE_W
strb r0, [REG_ADDR]
.endm
@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@
@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@
@@@
@@@ 16ビットアドレスの読み書き
@@@
@@@ REG_ADDR => 16ビットアドレス
@@@ r0 => 書くバイト(write)
@@@ r0 <= 読んだバイト(read)・書いたバイト(write)
@@@
@@@
@@@ 3種類の命令がある
@@@
@@@ 一番多いのが
@@@ 16ビットアドレスから8ビットロードするだけの命令
@@@ 次に多いのが
@@@ ロード,計算,ストアをする命令
@@@ 残りは
@@@ ストアするだけの命令
@@@
@@@ 16ビットアドレスからロードのみ
@@@
@@@ RAMからのロードが一番多いので優先する
@@@
@@@ READ_1
@@@ OP
@@@ READ_2
@@@ OP
@@@
@@@ のように使う
.macro READ_1
movs r1, REG_ADDR, lsr #13
adr lr, 9999f
@@ 0でない時はジャンプする。
@@ ちょっと工夫して1クロック減らす
ldrne pc, [lr, -r1, lsl #2]
@@ RAMからロード
bic r0, REG_ADDR, #0x1800
add r0, r0, #NES_RAM
ldrb r0, [r0, REG_OP_TABLE]
.endm
.macro READ_2
.long read_rom_byte
.long read_rom_byte
.long read_rom_byte
.long read_rom_byte
.long read_save_ram
.long read_high_reg
.long read_ppu_reg
9999:
.endm
.macro READ
mov r1, REG_ADDR, lsr #13
adr lr, 1f
ldr pc, [pc, r1, lsl #2]
nop
.long 2f @ fast path
.long read_ppu_reg
.long read_high_reg
.long read_save_ram
.long read_rom_byte
.long read_rom_byte
.long read_rom_byte
.long read_rom_byte
2:
bic r0, REG_ADDR, #0x1800
add r0, r0, #NES_RAM
@@ldr r1, memory_map
@@add r0, r0, r1
ldrb r0, [r0, REG_OP_TABLE]
@@ というわけでジャンプする必要はない
1:
.endm
@@@
@@@ 読んだあと書く場合
@@@
@@@ READ_WRITE_1
@@@ OP
@@@ READ_WRITE_2
@@@
@@@ READ_WRITE_3
@@@ OP
@@@ READ_WRITE_4
@@@ のように使う
@@@ OPではr3を保存しなければならない
.macro READ_WRITE_1
movs r3, REG_ADDR, lsr #13
adr lr, 9999f
@@ 0でない時はジャンプする。
@@ ちょっと工夫して1クロック減らす
ldrne pc, [lr, -r3, lsl #2]
@@ RAMからロード
bic REG_ADDR, REG_ADDR, #0x1800
add REG_ADDR, REG_ADDR, #NES_RAM
ldrb r0, [REG_ADDR, REG_OP_TABLE]!
.endm
.macro READ_WRITE_2
strb r0, [REG_ADDR]
.endm
.macro READ_WRITE_3
.long read_rom_byte
.long read_rom_byte
.long read_rom_byte
.long read_rom_byte
.long read_save_ram
.long read_high_reg
.long read_ppu_reg
9999:
.endm
.macro READ_WRITE_4
adr lr, 1f
ldr pc, [pc, r3, lsl #2]
nop
nop
.long write_ppu_reg
.long write_high_reg
.long write_save_ram
.long write_rom_byte
.long write_rom_byte
.long write_rom_byte
.long write_rom_byte
1:
.endm
@@@
@@@ 書き込みだけの場合
@@@
@@@ WRITE_1
@@@ TAIL
@@@ WRITE_2
@@@ TAIL
@@@ とする
.macro WRITE_1
@@DEBUG_INFO
movs r1, REG_ADDR, lsr #13
adr lr, 9999f
ldrne pc, [lr, -r1, lsl #2]
bic REG_ADDR, REG_ADDR, #0x1800
add REG_ADDR, REG_ADDR, #NES_RAM
strb r0, [REG_ADDR, REG_OP_TABLE]
.endm
.macro WRITE_2
.long write_rom_byte
.long write_rom_byte
.long write_rom_byte
.long write_rom_byte
.long write_save_ram
.long write_high_reg
.long write_ppu_reg
9999:
.endm
@@@
@@@ そして,これを必要とするのはジャンプ命令・割り込み・リセットのみである
@@@ あまり重要でないので適当でよい。
@@@ テンポラリに使えるレジスタが足りないので REG_PC を使うが気にするな
@@@ すぐ後で上書きされる。
@@@ REG_ADDRを変更するが気にするな
@@@
.macro READ_WORD
READ
mov REG_PC, r0
add REG_ADDR, REG_ADDR, #1
READ
orr r0, REG_PC, r0, lsl #8
.endm
@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@
@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@
@@@
@@@ スタックのプッシュ・ポップ
@@@
@@@
@@ Push byte <- r0
.macro PUSH_BYTE
add r1, REG_OP_TABLE, #NES_STACK
strb r0, [r1, REG_S, lsr #24]
sub REG_S, REG_S, #1 << 24
.endm
@@ Push word <- r0
.macro PUSH_WORD
add r1, REG_OP_TABLE, #NES_STACK
mov r2, r0, lsr #8
strb r2, [r1, REG_S, lsr #24]
@@ いちおう REG_S のオーバーフローを気にしてみる
sub REG_S, REG_S, #1 << 24
strb r0, [r1, REG_S, lsr #24]
sub REG_S, REG_S, #1 << 24
.endm
@@ Pop byte -> r0
.macro POP_BYTE
add r0, REG_OP_TABLE, #NES_STACK
add REG_S, REG_S, #1 << 24
ldrb r0, [r0, REG_S, lsr #24]
.endm
@@ Pop word -> r0
.macro POP_WORD
add r0, REG_OP_TABLE, #NES_STACK
add REG_S, REG_S, #1 << 24
ldrb r1, [r0, REG_S, lsr #24]
add REG_S, REG_S, #1 << 24
ldrb r0, [r0, REG_S, lsr #24]
orr r0, r1, r0, lsl #8
.endm
@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@
@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@
@@@
@@@ アドレッシングモード
@@@
.macro IMPLIED
@@ なにも必要ない
.endm
@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@
@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@
@@@
@@@ オペランドが1バイトの場合
@@@
@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@
@@@ #$nn
.macro IMM_VALUE
ldrb r0, [REG_PC], #1
.endm
@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@
@@@ $nn
.macro ZERO_ADDR
ldrb REG_ADDR, [REG_PC], #1
.endm
@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@
@@@ $nn, X
.macro ZEROX_ADDR
ZERO_ADDR
add REG_ADDR, REG_ADDR, REG_X
and REG_ADDR, REG_ADDR, #0xFF
.endm
@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@
@@@ $nn, Y
.macro ZEROY_ADDR
ZERO_ADDR
add REG_ADDR, REG_ADDR, REG_Y
and REG_ADDR, REG_ADDR, #0xFF
.endm
@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@
@@@ ($nn, X)
.macro INDX_ADDR
ZEROX_ADDR
ZP_READ_ADDR
.endm
@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@
@@@ ($nn), Y
.macro INDY_ADDR
ZERO_ADDR
ZP_READ_ADDR
add REG_ADDR, REG_ADDR, REG_Y
bic REG_ADDR, REG_ADDR, #0x10000
and r0,REG_ADDR,#0xff
cmp REG_Y,r0
subgt REG_CYCLE,REG_CYCLE,#1
.endm
@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@
@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@
@@@
@@@ オペランドが2バイトの場合
@@@
@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@
@@@ $nnnn
.macro ABS_ADDR
tst REG_PC, #1
ldreqh REG_ADDR, [REG_PC], #2
ldrneb REG_ADDR, [REG_PC], #1
ldrneb r0, [REG_PC], #1
orrne REG_ADDR, REG_ADDR, r0, lsl #8
@ldrb REG_ADDR, [REG_PC], #1
@ldrb r0, [REG_PC], #1
@orr REG_ADDR, REG_ADDR, r0, lsl #8
.endm
@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@
@@@ $nnnn, X
.macro ABSX_ADDR
ABS_ADDR
add REG_ADDR, REG_ADDR, REG_X
bic REG_ADDR, REG_ADDR, #0x10000
and r0,REG_ADDR,#0xff
cmp REG_X,r0
subgt REG_CYCLE,REG_CYCLE,#1
.endm
@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@
@@@ $nnnn, Y
.macro ABSY_ADDR
ABS_ADDR
add REG_ADDR, REG_ADDR, REG_Y
bic REG_ADDR, REG_ADDR, #0x10000
and r0,REG_ADDR,#0xff
cmp REG_Y,r0
subgt REG_CYCLE,REG_CYCLE,#1
.endm
@@@ P を復元する
@@@ r0 => 6502 の P レジスタ
@@@ REG_NZ <= 復元された REG_NZ
@@@ REG_P_REST <= 復元された REG_P_REST
.macro LOAD_P
mov REG_NZ, #0
tst r0, #P_Z_FLAG
moveq REG_NZ, #0x01
tst r0, #P_N_FLAG
orrne REG_NZ, REG_NZ, #0x80 << 24
bic REG_P_REST, REG_P_REST, #P_REST_FLAGS
and r0, r0, #P_REST_FLAGS
orr REG_P_REST, REG_P_REST, r0
.endm
@@@ P を保存する
@@@
@@@ REG_NZ => 元にする REG_NZ
@@@ REG_P_REST => 元にする REG_P_REST
@@@ r0 <= 6502 の P
.macro SAVE_P
and r0, REG_P_REST, #P_REST_FLAGS
tst REG_NZ, #0x80 << 24
orrne r0, r0, #P_N_FLAG
tst REG_NZ, #0xFF
orreq r0, r0, #P_Z_FLAG
orr r0, r0, #P_R_FLAG
.endm
SECTION_FAST
ALIGN
@@@
@@@ Op-codes
@@@
@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@
@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@
@@@
@@@ NOP
@@@
@@@ なにもしない
opEA: @ NOP
IMPLIED
CYCLE_NEXT 2
@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@
@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@
@@@
@@@ CLC/SEC/CLD/SED/CLI/SEI/CLV
@@@
@@@ フラグ操作命令
@@@ すべて1バイト
@@@
@@@ これで変更できるフラグは全てREG_P_RESTにある
@@@ Iを変更する場合は割り込みをチェックしなればならない
@@@
op18: @ CLC
IMPLIED
bic REG_P_REST, REG_P_REST, #P_REST_C_FLAG
CYCLE_NEXT 2
op38: @ SEC
IMPLIED
orr REG_P_REST, REG_P_REST, #P_REST_C_FLAG
CYCLE_NEXT 2
opD8: @ CLD
IMPLIED
@@bic REG_P_REST, REG_P_REST, #P_REST_D_FLAG
CYCLE_NEXT 2
opF8: @ SED
IMPLIED
@@orr REG_P_REST, REG_P_REST, #P_REST_D_FLAG
CYCLE_NEXT 2
op58: @ CLI
IMPLIED
bic REG_P_REST, REG_P_REST, #P_REST_I_FLAG
CYCLE_NEXT_INT 2
op78: @ SEI
IMPLIED
orr REG_P_REST, REG_P_REST, #P_REST_I_FLAG
CYCLE_NEXT 2
opB8: @ CLV
IMPLIED
bic REG_P_REST, REG_P_REST, #P_REST_V_FLAG
CYCLE_NEXT 2
@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@
@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@
@@@
@@@ TAX/TXA/TAY/TYA/TSX/TXS
@@@
@@@ レジスタ間転送命令
@@@ すべて1バイト
@@@
@@@ TXS以外はNZを変更する
@@@
opAA: @ TAX
IMPLIED
mov REG_X, REG_A, lsr #24
mov REG_NZ, REG_A, asr #24
CYCLE_NEXT 2
op8A: @ TXA
IMPLIED
mov REG_A, REG_X, lsl #24
mov REG_NZ, REG_A, asr #24
CYCLE_NEXT 2
opA8: @ TAY
IMPLIED
mov REG_Y, REG_A, lsr #24
mov REG_NZ, REG_A, asr #24
CYCLE_NEXT 2
op98: @ TYA
IMPLIED
mov REG_A, REG_Y, lsl #24
mov REG_NZ, REG_A, asr #24
CYCLE_NEXT 2
opBA: @ TSX
IMPLIED
mov REG_X, REG_S, lsr #24
orr REG_NZ, REG_X, REG_X, lsl #24
CYCLE_NEXT 2
op9A: @ TXS
IMPLIED
bic REG_S, REG_S, #0xFF << 24
orr REG_S, REG_S, REG_X, lsl #24
CYCLE_NEXT 2
@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@
@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@
@@@
@@@ PHA/PHP/PLA/PLP
@@@
@@@ スタック操作命令
@@@ PLAはNZをPLPは全てのフラグを変更する
@@@
op48: @ PHA
IMPLIED
mov r0, REG_A, lsr #24
PUSH_BYTE
CYCLE_NEXT 3
op08: @ PHP
IMPLIED
SAVE_P
orr r0, r0, #P_B_FLAG
PUSH_BYTE
CYCLE_NEXT 3
op68: @ PLA
IMPLIED
POP_BYTE
mov REG_A, r0, lsl #24
mov REG_NZ, REG_A, asr #24
CYCLE_NEXT 4
op28: @ PLP
IMPLIED
POP_BYTE
LOAD_P
CYCLE_NEXT 4
@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@
@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@
@@@
@@@ LDA/LDX/LDY
@@@
@@@ レジスタにロード
@@@
@@@ NZVC
@@@ ----
@@@ **--
.macro OP_LDA
mov REG_A, r0, lsl #24
mov REG_NZ, REG_A, asr #24
.endm
.macro OP_LDXY reg
mov \reg, r0
orr REG_NZ, r0, r0, lsl #24
.endm
.macro OP_LDX
OP_LDXY REG_X
.endm
.macro OP_LDY
OP_LDXY REG_Y
.endm
opA9: @ LDA #$nn
IMM_VALUE
OP_LDA
CYCLE_NEXT 2
opA5: @ LDA $nn
ZERO_ADDR
ZP_READ
OP_LDA
CYCLE_NEXT 3
opB5: @ LDA $nn, X
ZEROX_ADDR
ZP_READ
OP_LDA
CYCLE_NEXT 4
opAD: @ LDA $nnnn
ABS_ADDR
READ_1
OP_LDA
CYCLE_NEXT 4
READ_2
OP_LDA
CYCLE_NEXT 4
opBD: @ LDA $nnnn, X
ABSX_ADDR
READ_1
OP_LDA
CYCLE_NEXT 4
READ_2
OP_LDA
CYCLE_NEXT 4
opB9: @ LDA $nnnn, Y
ABSY_ADDR
READ_1
OP_LDA
CYCLE_NEXT 4
READ_2
OP_LDA
CYCLE_NEXT 4
opA1: @ LDA ($nn, X)
INDX_ADDR
READ_1
OP_LDA
CYCLE_NEXT 6
READ_2
OP_LDA
CYCLE_NEXT 6
opB1: @ LDA ($nn), Y
INDY_ADDR
READ_1
OP_LDA
CYCLE_NEXT 5
READ_2
OP_LDA
CYCLE_NEXT 5
opA2: @ LDX #$nn
IMM_VALUE
OP_LDX
CYCLE_NEXT 2
opA6: @ LDX $nn
ZERO_ADDR
ZP_READ
OP_LDX
CYCLE_NEXT 3
opB6: @ LDX $nn, Y
ZEROY_ADDR
ZP_READ
OP_LDX
CYCLE_NEXT 4
opAE: @ LDX $nnnn
ABS_ADDR
READ_1
OP_LDX
CYCLE_NEXT 4
READ_2
OP_LDX
CYCLE_NEXT 4
opBE: @ LDX $nnnn, Y
ABSY_ADDR
READ_1
OP_LDX
CYCLE_NEXT 4
READ_2
OP_LDX
CYCLE_NEXT 4
opA0: @ LDY #$nn
IMM_VALUE
OP_LDY
CYCLE_NEXT 2
opA4: @ LDY $nn
ZERO_ADDR
ZP_READ
OP_LDY
CYCLE_NEXT 3
opB4: @ LDY $nn, X
ZEROX_ADDR
ZP_READ
OP_LDY
CYCLE_NEXT 4
opAC: @ LDY $nnnn
ABS_ADDR
READ_1
OP_LDY
CYCLE_NEXT 4
READ_2
OP_LDY
CYCLE_NEXT 4
opBC: @ LDY $nnnn, X
ABSX_ADDR
READ_1
OP_LDY
CYCLE_NEXT 4
READ_2
OP_LDY
CYCLE_NEXT 4
@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@
@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@
@@@
@@@ STA/STX/STY
@@@
@@@ レジスタのストア
@@@
@@@ NZVC
@@@ ----
@@@ ----
.macro OP_STA
mov r0, REG_A, lsr #24
.endm
op85: @ STA $nn
ZERO_ADDR
OP_STA
ZP_WRITE
CYCLE_NEXT 3
op95: @ STA $nn, X
ZEROX_ADDR
OP_STA
ZP_WRITE
CYCLE_NEXT 4
op8D: @ STA $nnnn
ABS_ADDR
OP_STA
WRITE_1
CYCLE_NEXT 4
WRITE_2
CYCLE_NEXT 4
op9D: @ STA $nnnn, X
ABSX_ADDR
OP_STA
WRITE_1
CYCLE_NEXT 5
WRITE_2
CYCLE_NEXT 5
op99: @ STA $nnnn, Y
ABSY_ADDR
OP_STA
WRITE_1
CYCLE_NEXT 5
WRITE_2
CYCLE_NEXT 5
op81: @ STA ($nn, X)
INDX_ADDR
OP_STA
WRITE_1
CYCLE_NEXT 6
WRITE_2
CYCLE_NEXT 6
op91: @ STA ($nn), Y
INDY_ADDR
OP_STA
WRITE_1
CYCLE_NEXT 6
WRITE_2
CYCLE_NEXT 6
op86: @ STX $nn
ZERO_ADDR
ZP_WRITE REG_X
CYCLE_NEXT 3
op96: @ STX $nn, Y
ZEROY_ADDR
ZP_WRITE REG_X
CYCLE_NEXT 4
op8E: @ STX $nnnn
ABS_ADDR
mov r0, REG_X
WRITE_1
CYCLE_NEXT 4
WRITE_2
CYCLE_NEXT 4
op84: @ STY $nn
ZERO_ADDR
ZP_WRITE REG_Y
CYCLE_NEXT 3
op94: @ STY $nn, X
ZEROX_ADDR
ZP_WRITE REG_Y
CYCLE_NEXT 4
op8C: @ STY $nnnn
ABS_ADDR
mov r0, REG_Y
WRITE_1
CYCLE_NEXT 4
WRITE_2
CYCLE_NEXT 4
@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@
@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@@
@@@
@@@ INC/INX/INY/DEC/DEX/DEY
@@@ インクリメント,デクリメント
@@@ すべてNZを変更する。Cは変更しない
@@@
@@@ NZVC
@@@ ----
@@@ **--
.macro OP_INC
add r0, r0, #1
and r0, r0, #0xFF
orr REG_NZ, r0, r0, lsl #24
.endm
.macro OP_INXY reg
add \reg, \reg, #1
and \reg, \reg, #0xFF
orr REG_NZ, \reg, \reg, lsl #24
.endm
.macro OP_DEC
sub r0, r0, #1
and r0, r0, #0xFF
orr REG_NZ, r0, r0, lsl #24
.endm
.macro OP_DEXY reg
sub \reg, \reg, #1
and \reg, \reg, #0xFF
orr REG_NZ, \reg, \reg, lsl #24
.endm
opE6: @ INC $nn
ZERO_ADDR
ZP_READ_W
OP_INC
ZP_WRITE_W
CYCLE_NEXT 5
opF6: @ INC $nn, X
ZEROX_ADDR
ZP_READ_W
OP_INC
ZP_WRITE_W
CYCLE_NEXT 6
opEE: @ INC $nnnn
ABS_ADDR
READ_WRITE_1
OP_INC
READ_WRITE_2
CYCLE_NEXT 6
READ_WRITE_3
OP_INC
READ_WRITE_4
CYCLE_NEXT 6
opFE: @ INC $nnnn, X
ABSX_ADDR
READ_WRITE_1
OP_INC
READ_WRITE_2
CYCLE_NEXT 7
READ_WRITE_3
OP_INC
READ_WRITE_4
CYCLE_NEXT 7
opE8: @ INX
IMPLIED
OP_INXY REG_X
CYCLE_NEXT 2
opC8: @ INY
IMPLIED
OP_INXY REG_Y
CYCLE_NEXT 2
opC6: @ DEC $nn
ZERO_ADDR
ZP_READ_W
OP_DEC
ZP_WRITE_W
CYCLE_NEXT 5
opD6: @ DEC $nn, X
ZEROX_ADDR
ZP_READ_W
OP_DEC
ZP_WRITE_W
CYCLE_NEXT 6